Программа (Томск, Xilinx)
Программа курсов для инженеров. Создана при участии сотрудников кафедры ЭС и сотрудников компаний Миневра и Микран.
Специфика лаборатории:
- цифровая обработка видеосигналов, видеокомпрессия;
- высокоскоростная передача данных (Sata, Ethernet, USB);
- графический сопроцессор;
- сборка Linux, создание приложений и процессорное управление IP-Core
Базовый курс (I уровень) - 36 часов
Теоретическая часть |
Практическая часть |
Введение в ПЛИС на примере семейства микросхем Zynq 7000 |
Выполнение лабораторных работ в среде Vivado 2013.3(4) по освоению базовых конструкций языка |
Архитектура ПЛИС |
Синтез проекта, оценка результатов. Имплементация. Генерация загрузочного файла. |
Язык описания дискретных устройств (VHDL) |
Написание тестирующего алгоритма. Работа с временными диаграммами средствами ModelSim |
Расширенный курс (II уровень) - 36 часов
Системы на кристалле (Sуstem-On-Chip - PL + PS)
Теоретическая часть |
Практическая часть |
Архитектура системы на кристалле на примере семейства микросхем Zynq 7000 |
Разработка заданного (выбранного) IP-ядра со сложной архитектурой. Отладка. |
Проектирование операционных устройств конвейерного типа (Pipeline Arhitecture) |
Создание процессорной системы на базе встроенного процессора ARM и обмен данными по UART |
Проектирование операционных устройств с программным управлением (ARM + Drivers) |
Встраивание разработанного IP-ядра в систему и написание простого драйвера |
Актуальные проекты ТУСУР и MGLab.Xilinx для группового проектного обучения
- Аппаратная реализация адресно-временного кода с разными шрифтами (Минерва)
- Аппаратная реализация дискретного преобразования Фурье прямое/обратное для систем цифровой обработки сигналов (Микран)
- Разработка графического сопроцессора (Минерва)
- Выделение границ объектов на видеоизображении в режиме реального времени (Минерва)
- Разработка архитектуры и реализация цифровой системы для беспотерного сжатия и приема/передачи данных любого типа с целью использования более узкого канала (Минерва)
- Использование ПЛИС в системе управления двигателями (Факультет Инновационных технологий ТУСУР)
- Построение аппаратной платформы для обмена данными между ПК и отладочной платой ZedBoard с помощью Ethernet. Дистанционное управление отладочной платой ZedBoard (Кафедра электронных систем факультета Инновационных технологий ТУСУР)
Составитель: Стрельников Сергей, инженер кафедры электронных систем ТУСУР