Программа (Xilinx, МАИ)
Курс 1 - «Основы проектирования на микросхемах с программируемой структурой»
Категория слушателей: работники профильных отраслей промышленности, занимающиеся проектированием электронной аппаратуры.
Срок обучения: 72 часа
Форма обучения: c частичным отрывом от работы
№ | Наименование разделов | Всего, час | В том числе | |
Лекции | Практич. занятия | |||
1 | Основы синтеза устройств комбинационного и автоматного типа | 40 | 20 | 20 |
2 | Новые семейства Xilinx, 7-е семейство FPGA, UltraScale – архитектура, особенности. | 14 | 8 | 6 |
3 | Элементы языка Verilog HDL | 18 | 6 | 12 |
Итоговая аттестация |
Курс 2 - «Автоматизированное проектирование устройств на базе ПЛИС» (языки описания аппаратуры)
Категория слушателей: сотрудники профильных предприятий.
Срок обучения: 72 часа
Форма обучения: c частичным отрывом от работы
№ | Наименование разделов | Всего, час | В том числе | |
Лекции | Практич. занятия | |||
1 | Современные технологии комплексного проектирования радиоэлектронных устройств. Маршрут проектирования цифровых устройств с использованием языков описания аппаратуры | 4 | 4 | 0 |
2 | Основы синтеза устройств комбинационного и автоматного типа | 14 | 10 | 4 |
3 | Возможностях генерации Verilog – кода для проектов на ПЛИС при совместном использовании ПО МATLAB - Аltera, Xilinx для комплексном проектировании цифровых устройств на базе ПЛИС. | 12 | 6 | 6 |
4 | Основы и конструкции языка описания аппаратуры Verilog (SystemVerilog). Комплексный маршрут проектирования цифровых устройств на базе ПЛИС с использованием Verilog (SystemVerilog). | 26 | 6 | 20 |
5 | Основы проектирования цифровых устройств на базе ПЛИС с использованием библиотек IP – блоков. | 6 | 2 | 4 |
Итоговая аттестация |